توزیع کلاک در یک مبدل آنالوگ به دیجیتال دقت بالا و فرکانس بالا و طراحی توپولوژی layout

پایان نامه
چکیده

چکیده ندارد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی و شبیه سازی مبدل های آنالوگ به دیجیتال سیگما-دلتای صوتی با دقت بالا

مزیت های عمده پردازش سیگنال های دیجیتال نسبت به سیگنال های آنالوگ باعث شده اند که تکنولوژی مدارهای مجتمع دیجیتال توسعه داده شوند. امروزه پایین آوردن ولتاژ منبع تغذیه و کاهش مساحت لازم برای ساخت تراشه مورد نظر هستند. طراحی مدارهای آنالوگ نیز، بایستی با ولتاژهای تغذیه پایین در کنار مدارهای دیجیتال در داخل یک تراشه صورت گیرند. مبدل های آنالوگ به دیجیتال صوتی نیاز به دقت بالا دارند. تاکنون مبدلهای ...

15 صفحه اول

طراحی مبدل آنالوگ به دیجیتال تقریب متوالی سرعت بالا

در این پایان نامه یک مبدل آنالوگ به دیجیتال نرخ نایکوئیست تقریب متوالی 7 بیت با سرعت نمونه برداری 3 گیگا نمونه برثانیه در تکنولوژی 0.18 um cmos ارائه می شود. این مبدل با استفاده از موازی کردن ۱۵مبدل تقریب متوالی طراحی شده است. در مبدل های هر یک از کانال ها از اطلاعات زمانی مقایسه گر ولتاژ برای افزایش سرعت استفاده شده که باعث افزایش 1.6 برابری سرعت آنها گردیده است. همچنین ساختار شبه c-2c بهبود ی...

15 صفحه اول

طراحی مبدل زمان به دیجیتال با دقت بالا

در این پایان نامه، یک مبدل زمان به دیجیتال با دقت 23 پیکوثانیه بر اساس ساختار مبدل های آنالوگ به دیجیتال ‏‎dual-slope‎‏ با تکنولوژی ‏‎0/5 mcmos‎‏ دیجیتال طراحی شده است. در این طرح جهت رسیدن به دقت بالا از بلوک های جمع کننده جریان با ضریب بسط زیاد استفاده شده است. این بلوک ها طوری طراحی شده اند که وضعیت آنها کاملا نسبت به یکدیگر متقارن باشند تا اثر منابع خطا کمینه گردد. همچنین در طراحی هر یک از ...

15 صفحه اول

طراحی و شبیه سازی مبدل آنالوگ به دیجیتال پایپ لاین موازی با سرعت و دقت بالا در تکنولوژی ‏‎cmos‎‏

در این پایان نامه در فصل اول مقدمه ا ی در باره ساختار پایان نامه بحث شده است در فصل دوم به معرفی ساختار های ‏‎a/d‎‏های با سرعت بالا پرداخته می شود . در فصل سوم به معرفی ساختار مبدل ‏‎a/d‎‏ پایپ لاین و مشکلات آن پرداخته و در ادامه در فصل چهارم ساختار ‏‎a/d‎‏پایپ لاین ‏‎1.5 bit /stage‎‏ معرفی می گردد.در فصل پنجم ساختار مبدلهای ‏‎a/d time interleaved‎‏ تشریح شده و مسائل و مشکلات موازی کردن مبدلهای...

15 صفحه اول

طراحی و شبیه سازی مبدل آنالوگ به دیجیتال الگوریتمی با دقت بالا در تکنولوژی 90 نانومتر سی ماس

در این پایان نامه یک مبدل آنالوگ به دیجیتال الگوریتمی با فرکانس نمونه برداری 20 مگا نمونه بر ثانیه و دقت 12 بیت ارائه شده است. پهنای باند سیگنال ورودی مبدل الگوریتمی طراحی شده برابر 10 مگا نمونه بر ثانیه می باشد. به منظور رفع خطاهای ناشی از تقویت کننده ولتاژ، ساختار جدیدی از تقویت کننده های ولتاژ ارائه شده است که عملکرد بهتری نسبت به موارد مشابه دارد. همچنین به منظور کاهش مقدار خطای ناشی از فرآ...

15 صفحه اول

آنالیز و طراحی مبدل آنالوگ به دیجیتال تقریب متوالی (sar) با سرعت و دقت بالا و توان مصرفی پایین

امروزه با افزایش کارایی پردازنده های سیگنال دیجیتال در پردازش پرسرعت اطلاعات، تقاضا برای مبدل های آنالوگ به دیجیتال با سرعت های بالا و دقت های بالاتر افزایش یافته است. از میان ساختارهای مختلف مبدل های آنالوگ به دیجیتال، مبدل تقریب متوالی (sa-adc) با استفاده از حداقل عناصر فعال به طور گسترده در کاربردهایی با توان مصرفی پایین مورد استفاده قرار می گیرد. در این رساله روش های نوینی در جهت افزایش سرع...

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023